TMS320LF2406APZA ડિજિટલ સિગ્નલ પ્રોસેસર્સ અને કંટ્રોલર્સ DSP DSC 16Bit Fixed-Pt DSP ફ્લેશ સાથે
♠ ઉત્પાદન વર્ણન
ઉત્પાદન વિશેષતા | વિશેષતા મૂલ્ય |
ઉત્પાદક: | ટેક્સાસ ઇન્સ્ટ્રુમેન્ટ્સ |
ઉત્પાદન ના પ્રકાર: | ડિજિટલ સિગ્નલ પ્રોસેસર્સ અને કંટ્રોલર્સ - DSP, DSC |
RoHS: | વિગતો |
ઉત્પાદન: | ડીએસસી |
શ્રેણી: | TMS320LF2406A |
પેઢી નું નામ: | C2000 |
માઉન્ટ કરવાની શૈલી: | SMD/SMT |
પેકેજ / કેસ: | LQFP-100 |
મુખ્ય: | C24x |
કોરોની સંખ્યા: | 1 કોર |
ઘડિયાળની મહત્તમ આવર્તન: | 40 MHz |
L1 કેશ સૂચના મેમરી: | - |
L1 કેશ ડેટા મેમરી: | - |
પ્રોગ્રામ મેમરીનું કદ: | 64 kB |
ડેટા રેમ કદ: | 5 kB |
ઓપરેટિંગ સપ્લાય વોલ્ટેજ: | 3.3 વી |
ન્યૂનતમ ઓપરેટિંગ તાપમાન: | - 40 સે |
મહત્તમ ઓપરેટિંગ તાપમાન: | + 85 સે |
પેકેજિંગ: | ટ્રે |
બ્રાન્ડ: | ટેક્સાસ ઇન્સ્ટ્રુમેન્ટ્સ |
ડેટા બસ પહોળાઈ: | 16 બીટ |
I/O વોલ્ટેજ: | 3.3 વી, 5 વી |
સૂચના પ્રકાર: | સ્થિર બિંદુ |
ભેજ પ્રત્યે સંવેદનશીલ: | હા |
ઉત્પાદનો પ્રકાર: | ડીએસપી - ડિજિટલ સિગ્નલ પ્રોસેસર્સ અને કંટ્રોલર્સ |
ફેક્ટરી પેક જથ્થો: | 90 |
ઉપશ્રેણી: | એમ્બેડેડ પ્રોસેસર્સ અને કંટ્રોલર્સ |
ભાગ # ઉપનામો: | DHDLF2406APZA TMS320LF2406APZAG4 |
એકમ વજન: | 0.022420 ઔંસ |
ઉચ્ચ પ્રદર્શન સ્થિર CMOS ટેકનોલોજી
− 25-ns સૂચના ચક્ર સમય (40 MHz)
− 40-MIPS પ્રદર્શન
- લો-પાવર 3.3-V ડિઝાઇન
TMS320C2xx DSP CPU કોર પર આધારિત
− F243/F241/C242 સાથે કોડ-સુસંગત
- સૂચના સેટ અને મોડ્યુલ F240 સાથે સુસંગત
ફ્લેશ (LF) અને ROM (LC) ઉપકરણ વિકલ્પો
− LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
− LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
ઓન-ચિપ મેમરી
− 32K શબ્દો સુધી x ફ્લેશ EEPROM (4 સેક્ટર) અથવા ROM ના 16 બિટ્સ
- ઓન-ચિપ ફ્લેશ/રોમ માટે પ્રોગ્રામેબલ "કોડ-સિક્યોરિટી" સુવિધા
− 2.5K શબ્દો સુધી x ડેટા/પ્રોગ્રામ રેમના 16 બિટ્સ
− 544 ડ્યુઅલ એક્સેસ રેમના શબ્દો
- સિંગલ-ઍક્સેસ રેમના 2K શબ્દો સુધી
બુટ રોમ (LF240xA ઉપકરણો)
- SCI/SPI બુટલોડર
બે ઇવેન્ટ-મેનેજર (EV) મોડ્યુલ્સ (EVA અને EVB) સુધી, દરેકમાં શામેલ છે:
- બે 16-બીટ સામાન્ય-હેતુ ટાઈમર
− આઠ 16-બીટ પલ્સ-વિડ્થ મોડ્યુલેશન (PWM) ચેનલો જે સક્ષમ કરે છે:
- થ્રી-ફેઝ ઇન્વર્ટર કંટ્રોલ
− કેન્દ્ર- અથવા PWM ચેનલોનું એજ-સંરેખણ
- બાહ્ય PDPINTx પિન સાથે ઇમરજન્સી PWM ચેનલ શટડાઉન
- પ્રોગ્રામેબલ ડેડબેન્ડ (ડેડટાઇમ) શૂટ-થ્રુ ફોલ્ટ્સ અટકાવે છે
- બાહ્ય ઘટનાઓના ટાઈમ-સ્ટેમ્પિંગ માટે ત્રણ કેપ્ચર યુનિટ
- સિલેક્ટ પિન માટે ઇનપુટ ક્વોલિફાયર
- ઓન-ચીપ પોઝિશન એન્કોડર ઈન્ટરફેસ સર્કિટરી
- સમન્વયિત એ-ટુ-ડી રૂપાંતરણ
- AC ઇન્ડક્શન, BLDC, સ્વિચ્ડ રિલક્ટન્સ અને સ્ટેપર મોટર કંટ્રોલ માટે રચાયેલ
- બહુવિધ મોટર અને/અથવા કન્વર્ટર નિયંત્રણ માટે લાગુ
બાહ્ય મેમરી ઈન્ટરફેસ (LF2407A)
− 192K શબ્દો x કુલ મેમરીના 16 બિટ્સ: 64K પ્રોગ્રામ, 64K ડેટા, 64K I/O
વૉચડોગ (WD) ટાઈમર મોડ્યુલ
10-બીટ એનાલોગ-ટુ-ડિજિટલ કન્વર્ટર (ADC)
− 8 અથવા 16 મલ્ટિપ્લેક્સ્ડ ઇનપુટ ચેનલો
- 500-ns MIN રૂપાંતર સમય
− બે ઇવેન્ટ મેનેજર દ્વારા ટ્રિગર કરાયેલા સિલેક્ટેબલ ટ્વીન 8-સ્ટેટ સિક્વન્સર્સ
કંટ્રોલર એરિયા નેટવર્ક (CAN) 2.0B મોડ્યુલ (LF2407A, 2406A, 2403A)
સીરીયલ કોમ્યુનિકેશન્સ ઈન્ટરફેસ (SCI)
16-બીટ સીરીયલ પેરિફેરલ ઈન્ટરફેસ (SPI) (LF2407A, 2406A, LC2404A, 2403A)
ફેઝ-લોક્ડ-લૂપ (PLL)-આધારિત ઘડિયાળ જનરેશન
40 સુધી વ્યક્તિગત રીતે પ્રોગ્રામેબલ, મલ્ટિપ્લેક્સ્ડ જનરલ-પરપઝ ઇનપુટ/આઉટપુટ (GPIO) પિન
પાંચ એક્સટર્નલ ઇન્ટરપ્ટ્સ સુધી (પાવર ડ્રાઇવ પ્રોટેક્શન, રીસેટ, બે માસ્કેબલ ઇન્ટરપ્ટ્સ)
ઉર્જા વ્યવસ્થાપન:
- ત્રણ પાવર-ડાઉન મોડ્સ
- દરેક પેરિફેરલને સ્વતંત્ર રીતે પાવર ડાઉન કરવાની ક્ષમતા
રીઅલ-ટાઇમ JTAG- સુસંગત સ્કેન-આધારિત ઇમ્યુલેશન, IEEE ધોરણ 1149.1† (JTAG)
વિકાસ સાધનોમાં શામેલ છે:
- ટેક્સાસ ઇન્સ્ટ્રુમેન્ટ્સ (TI) ANSI C કમ્પાઇલર, એસેમ્બલર/લિંકર અને કોડ કંપોઝર સ્ટુડિયો ડીબગર
- મૂલ્યાંકન મોડ્યુલો
- સ્કેન-આધારિત સ્વ-ઇમ્યુલેશન (XDS510)
- બ્રોડ થર્ડ-પાર્ટી ડિજિટલ મોટર કંટ્રોલ સપોર્ટ
પેકેજ વિકલ્પો
− 144-પિન LQFP PGE (LF2407A)
− 100-પિન LQFP PZ (2406A, LC2404A)
− 64-પિન TQFP PAG (LF2403A, LC2403A, LC2402A)
− 64-પિન QFP PG (2402A)
વિસ્તૃત તાપમાન વિકલ્પો (A અને S)
− A: − 40°C થી 85°C
− S: − 40°C થી 125°C