TMS320LF2406APZA ડિજિટલ સિગ્નલ પ્રોસેસર્સ અને કંટ્રોલર્સ DSP DSC 16Bit ફિક્સ્ડ-Pt DSP ફ્લેશ સાથે
♠ ઉત્પાદન વર્ણન
ઉત્પાદન લક્ષણ | લક્ષણ મૂલ્ય |
ઉત્પાદક: | ટેક્સાસ ઇન્સ્ટ્રુમેન્ટ્સ |
ઉત્પાદન શ્રેણી: | ડિજિટલ સિગ્નલ પ્રોસેસર્સ અને કંટ્રોલર્સ - DSP, DSC |
વાયર: | વિગતો |
ઉત્પાદન: | ડીએસસી |
શ્રેણી: | TMS320LF2406A નો પરિચય |
વેપાર નામ: | સી2000 |
માઉન્ટિંગ શૈલી: | એસએમડી/એસએમટી |
પેકેજ / કેસ: | એલક્યુએફપી-100 |
મુખ્ય: | સી24એક્સ |
કોરોની સંખ્યા: | ૧ કોર |
મહત્તમ ઘડિયાળ આવર્તન: | ૪૦ મેગાહર્ટ્ઝ |
L1 કેશ સૂચના મેમરી: | - |
L1 કેશ ડેટા મેમરી: | - |
પ્રોગ્રામ મેમરી કદ: | ૬૪ કેબી |
ડેટા રેમ કદ: | ૫ કેબી |
ઓપરેટિંગ સપ્લાય વોલ્ટેજ: | ૩.૩ વી |
ન્યૂનતમ ઓપરેટિંગ તાપમાન: | - ૪૦ સે. |
મહત્તમ ઓપરેટિંગ તાપમાન: | + ૮૫ સે. |
પેકેજિંગ: | ટ્રે |
બ્રાન્ડ: | ટેક્સાસ ઇન્સ્ટ્રુમેન્ટ્સ |
ડેટા બસ પહોળાઈ: | ૧૬ બીટ |
I/O વોલ્ટેજ: | ૩.૩ વી, ૫ વી |
સૂચના પ્રકાર: | ફિક્સ્ડ પોઈન્ટ |
ભેજ સંવેદનશીલ: | હા |
ઉત્પાદન પ્રકાર: | ડીએસપી - ડિજિટલ સિગ્નલ પ્રોસેસર્સ અને કંટ્રોલર્સ |
ફેક્ટરી પેક જથ્થો: | 90 |
ઉપશ્રેણી: | એમ્બેડેડ પ્રોસેસર્સ અને કંટ્રોલર્સ |
ભાગ # ઉપનામો: | DHDLF2406APZA TMS320LF2406APZAG4 |
એકમ વજન: | ૦.૦૨૨૪૨૦ ઔંસ |
ઉચ્ચ-પ્રદર્શન સ્થિર CMOS ટેકનોલોજી
− 25-ns સૂચના ચક્ર સમય (40 MHz)
− 40-MIPS કામગીરી
- લો-પાવર 3.3-V ડિઝાઇન
TMS320C2xx DSP CPU કોર પર આધારિત
− F243/F241/C242 સાથે કોડ-સુસંગત
− F240 સાથે સુસંગત સૂચના સેટ અને મોડ્યુલ
ફ્લેશ (LF) અને ROM (LC) ઉપકરણ વિકલ્પો
− LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
− LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
ઓન-ચિપ મેમરી
- 32K શબ્દો x 16 બિટ્સ ફ્લેશ EEPROM (4 સેક્ટર) અથવા ROM સુધી
− ઓન-ચિપ ફ્લેશ/રોમ માટે પ્રોગ્રામેબલ "કોડ-સિક્યોરિટી" સુવિધા
− 2.5K શબ્દો x 16 બિટ્સ ડેટા/પ્રોગ્રામ રેમ સુધી
− ડ્યુઅલ-એક્સેસ રેમના 544 શબ્દો
- સિંગલ-એક્સેસ રેમના 2K શબ્દો સુધી
બુટ રોમ (LF240xA ઉપકરણો)
- SCI/SPI બુટલોડર
બે ઇવેન્ટ-મેનેજર (EV) મોડ્યુલ્સ (EVA અને EVB), દરેકમાં શામેલ છે:
- બે 16-બીટ જનરલ-પર્પઝ ટાઈમર
− આઠ 16-બીટ પલ્સ-વિડ્થ મોડ્યુલેશન (PWM) ચેનલો જે સક્ષમ કરે છે:
- થ્રી-ફેઝ ઇન્વર્ટર કંટ્રોલ
− PWM ચેનલોનું કેન્દ્ર- અથવા ધાર-સંરેખણ
- બાહ્ય PDPINTx પિન સાથે ઇમરજન્સી PWM ચેનલ શટડાઉન
− પ્રોગ્રામેબલ ડેડબેન્ડ (ડેડટાઇમ) શૂટ-થ્રુ ફોલ્ટ્સને અટકાવે છે
- બાહ્ય ઘટનાઓના સમય-સ્ટેમ્પિંગ માટે ત્રણ કેપ્ચર યુનિટ
- સિલેક્ટ પિન માટે ઇનપુટ ક્વોલિફાયર
- ઓન-ચિપ પોઝિશન એન્કોડર ઇન્ટરફેસ સર્કિટરી
- સિંક્રનાઇઝ્ડ A-ટુ-D રૂપાંતર
− એસી ઇન્ડક્શન, બીએલડીસી, સ્વિચ્ડ રિલક્ટન્સ અને સ્ટેપર મોટર કંટ્રોલ માટે રચાયેલ છે.
− બહુવિધ મોટર અને/અથવા કન્વર્ટર નિયંત્રણ માટે લાગુ
બાહ્ય મેમરી ઇન્ટરફેસ (LF2407A)
− ૧૯૨K શબ્દો x કુલ મેમરીના ૧૬ બિટ્સ: ૬૪K પ્રોગ્રામ, ૬૪K ડેટા, ૬૪K I/O
વોચડોગ (WD) ટાઈમર મોડ્યુલ
૧૦-બીટ એનાલોગ-ટુ-ડિજિટલ કન્વર્ટર (ADC)
− 8 અથવા 16 મલ્ટિપ્લેક્સ્ડ ઇનપુટ ચેનલો
− 500-ns MIN રૂપાંતર સમય
− બે ઇવેન્ટ મેનેજરો દ્વારા ટ્રિગર કરાયેલા પસંદગીયોગ્ય ટ્વીન 8-સ્ટેટ સિક્વન્સર્સ
કંટ્રોલર એરિયા નેટવર્ક (CAN) 2.0B મોડ્યુલ (LF2407A, 2406A, 2403A)
સીરીયલ કોમ્યુનિકેશન્સ ઇન્ટરફેસ (SCI)
૧૬-બીટ સીરીયલ પેરિફેરલ ઇન્ટરફેસ (SPI) (LF2407A, 2406A, LC2404A, 2403A)
ફેઝ-લોક્ડ-લૂપ (PLL)-આધારિત ઘડિયાળ જનરેશન
40 વ્યક્તિગત રીતે પ્રોગ્રામેબલ, મલ્ટિપ્લેક્સ્ડ જનરલ-પર્પઝ ઇનપુટ/આઉટપુટ (GPIO) પિન સુધી
પાંચ બાહ્ય વિક્ષેપો સુધી (પાવર ડ્રાઇવ પ્રોટેક્શન, રીસેટ, બે માસ્કેબલ વિક્ષેપો)
પાવર મેનેજમેન્ટ:
- ત્રણ પાવર-ડાઉન મોડ્સ
- દરેક પેરિફેરલને સ્વતંત્ર રીતે પાવર ડાઉન કરવાની ક્ષમતા
રીઅલ-ટાઇમ JTAG-સુસંગત સ્કેન-આધારિત ઇમ્યુલેશન, IEEE સ્ટાન્ડર્ડ 1149.1† (JTAG)
વિકાસ સાધનોમાં શામેલ છે:
− ટેક્સાસ ઇન્સ્ટ્રુમેન્ટ્સ (TI) ANSI C કમ્પાઇલર, એસેમ્બલર/લિંકર, અને કોડ કમ્પોઝર સ્ટુડિયો ડીબગર
- મૂલ્યાંકન મોડ્યુલો
− સ્કેન-આધારિત સ્વ-અનુકરણ (XDS510)
- બ્રોડ થર્ડ-પાર્ટી ડિજિટલ મોટર કંટ્રોલ સપોર્ટ
પેકેજ વિકલ્પો
− ૧૪૪-પિન LQFP PGE (LF2407A)
− 100-પિન LQFP PZ (2406A, LC2404A)
− 64-પિન TQFP PAG (LF2403A, LC2403A, LC2402A)
− 64-પિન QFP PG (2402A)
વિસ્તૃત તાપમાન વિકલ્પો (A અને S)
− A: − 40°C થી 85°C
− દ: − ૪૦° સે થી ૧૨૫° સે