SPC5644AF0MLU2 32-બીટ માઇક્રોકન્ટ્રોલર્સ - MCU 32BIT3MB Flsh192KRAM
♠ ઉત્પાદન વર્ણન
ઉત્પાદન લક્ષણ | લક્ષણ મૂલ્ય |
ઉત્પાદક: | એનએક્સપી |
ઉત્પાદન શ્રેણી: | 32-બીટ માઇક્રોકન્ટ્રોલર્સ - MCU |
વાયર: | વિગતો |
શ્રેણી: | MPC5644A નો પરિચય |
માઉન્ટિંગ શૈલી: | એસએમડી/એસએમટી |
મુખ્ય: | e200z4 |
પ્રોગ્રામ મેમરી કદ: | ૪ એમબી |
ડેટા રેમ કદ: | ૧૯૨ કેબી |
ડેટા બસ પહોળાઈ: | ૩૨ બીટ |
મહત્તમ ઘડિયાળ આવર્તન: | ૧૨૦ મેગાહર્ટ્ઝ |
ન્યૂનતમ ઓપરેટિંગ તાપમાન: | - ૪૦ સે. |
મહત્તમ ઓપરેટિંગ તાપમાન: | + ૧૨૫ સે. |
લાયકાત: | AEC-Q100 માટે તપાસ સબમિટ કરો, અમે 24 કલાકમાં AEC-Q100 નો પરિચય આપીશું. |
પેકેજિંગ: | ટ્રે |
બ્રાન્ડ: | NXP સેમિકન્ડક્ટર્સ |
ભેજ સંવેદનશીલ: | હા |
પ્રોસેસર શ્રેણી: | MPC5644A નો પરિચય |
ઉત્પાદન પ્રકાર: | 32-બીટ માઇક્રોકન્ટ્રોલર્સ - MCU |
ફેક્ટરી પેક જથ્થો: | ૨૦૦ |
ઉપશ્રેણી: | માઇક્રોકન્ટ્રોલર્સ - MCU |
ભાગ # ઉપનામો: | ૯૩૫૩૨૧૬૬૨૫૫૭ |
એકમ વજન: | ૧.૮૬૮ ગ્રામ |
♠ ૩૨-બીટ માઇક્રોકન્ટ્રોલર્સ - MCU
માઇક્રોકન્ટ્રોલરનો e200z4 હોસ્ટ પ્રોસેસર કોર પાવર આર્કિટેક્ચર® ટેકનોલોજી પર બનેલ છે અને ખાસ કરીને એમ્બેડેડ એપ્લિકેશનો માટે ડિઝાઇન કરવામાં આવ્યો છે. પાવર આર્કિટેક્ચર ટેકનોલોજી ઉપરાંત, આ કોર ડિજિટલ સિગ્નલ પ્રોસેસિંગ (DSP) માટે સૂચનાઓને સપોર્ટ કરે છે. MPC5644A માં મેમરી હાયરાર્કીના બે સ્તરો છે જેમાં 8 KB સૂચના કેશનો સમાવેશ થાય છે, જે 192 KB ઓન-ચિપ SRAM અને 4 MB આંતરિક ફ્લેશ મેમરી દ્વારા સમર્થિત છે.
MPC5644A માં બાહ્ય બસ ઇન્ટરફેસ અને એક કેલિબ્રેશન બસનો સમાવેશ થાય છે જે ફક્ત ફ્રીસ્કેલ વર્ટીકલ કેલિબ્રેશન સિસ્ટમનો ઉપયોગ કરતી વખતે જ સુલભ છે. આ દસ્તાવેજ MPC5644A ની વિશેષતાઓનું વર્ણન કરે છે અને ઉપકરણની મહત્વપૂર્ણ વિદ્યુત અને ભૌતિક લાક્ષણિકતાઓને પ્રકાશિત કરે છે.
• ૧૫૦ MHz e200z4 પાવર આર્કિટેક્ચર કોર
— ચલ લંબાઈ સૂચના એન્કોડિંગ (VLE)
— 2 એક્ઝેક્યુશન યુનિટ સાથે સુપરસ્કેલર આર્કિટેક્ચર
— પ્રતિ ચક્ર 2 પૂર્ણાંક અથવા ફ્લોટિંગ પોઇન્ટ સૂચનાઓ સુધી
— પ્રતિ ચક્ર 4 સુધી ગુણાકાર કરો અને કામગીરી એકઠી કરો
• યાદશક્તિનું સંગઠન
— ECC અને રીડ વ્હીલ રાઈટ (RWW) સાથે 4 MB ઓન-ચિપ ફ્લેશ મેમરી
— સ્ટેન્ડબાય કાર્યક્ષમતા (32 KB) અને ECC સાથે 192 KB ઓન-ચિપ SRAM
— 8 KB સૂચના કેશ (લાઇન લોકીંગ સાથે), 2- અથવા 4-વે તરીકે ગોઠવી શકાય તેવું
— ૧૪ + ૩ KB eTPU કોડ અને ડેટા રેમ
— ૫ ✖ ૪ ક્રોસબાર સ્વીચ (XBAR)
— 24-એન્ટ્રી MMU
— સ્લેવ અને માસ્ટર પોર્ટ સાથે બાહ્ય બસ ઇન્ટરફેસ (EBI)
• નિષ્ફળ સુરક્ષા
— ૧૬-એન્ટ્રી મેમરી પ્રોટેક્શન યુનિટ (MPU)
— 3 સબ-મોડ્યુલ સાથે CRC યુનિટ
— જંકશન તાપમાન સેન્સર
• વિક્ષેપો
— રૂપરેખાંકિત ઇન્ટરપ્ટ કંટ્રોલર (NMI સાથે)
— 64-ચેનલ DMA
• સીરીયલ ચેનલો
— ૩ ✖ ઇએસસીઆઈ
— ૩ ✖ DSPI (જેમાંથી ૨ ડાઉનસ્ટ્રીમ માઇક્રો સેકન્ડ ચેનલ [MSC] ને સપોર્ટ કરે છે)
— ૩ ✖ ફ્લેક્સકેન, જેમાં દરેકમાં ૬૪ સંદેશા છે.
— ૧ ✖ ફ્લેક્સરે મોડ્યુલ (V2.1) ડ્યુઅલ અથવા સિંગલ ચેનલ અને ૧૨૮ મેસેજ ઑબ્જેક્ટ્સ અને ECC સાથે ૧૦ Mbit/s સુધી
• ૧ ✖ eMIOS: ૨૪ એકીકૃત ચેનલો
• ૧ ✖ eTPU2 (બીજી પેઢીનું eTPU)
— 32 માનક ચેનલો
— ૧ ✖ પ્રતિક્રિયા મોડ્યુલ (દરેક ચેનલમાં ત્રણ આઉટપુટ સાથે ૬ ચેનલો)
• 2 ઉન્નત કતારબદ્ધ એનાલોગ-થી-ડિજિટલ કન્વર્ટર (eQADCs)
— ચાલીસ ૧૨-બીટ ઇનપુટ ચેનલો (૨ એડીસી પર મલ્ટિપ્લેક્સ્ડ); બાહ્ય મલ્ટિપ્લેક્સર્સ સાથે ૫૬ ચેનલો સુધી વિસ્તૃત કરી શકાય છે.
— 6 કમાન્ડ કતાર
— ટ્રિગર અને DMA સપોર્ટ
— 688 ns લઘુત્તમ રૂપાંતર સમય
• બુટ આસિસ્ટ મોડ્યુલ (BAM) સાથે ઓન-ચિપ CAN/SCI/FlexRay બુટસ્ટ્રેપ લોડર
• નેક્સસ
— e200z4 કોર માટે વર્ગ 3+
— eTPU માટે વર્ગ 1
• JTAG (5-પિન)
• ડેવલપમેન્ટ ટ્રિગર સેમાફોર (DTS)
— સેમાફોર્સનું રજિસ્ટર (32-બીટ્સ) અને ઓળખ રજિસ્ટર
— ટ્રિગર કરેલા ડેટા એક્વિઝિશન પ્રોટોકોલના ભાગ રૂપે વપરાય છે.
— EVTO પિનનો ઉપયોગ બાહ્ય સાધન સાથે વાતચીત કરવા માટે થાય છે.
• ઘડિયાળ બનાવટ
— ઓન-ચિપ 4–40 MHz મુખ્ય ઓસિલેટર
— ઓન-ચિપ FMPLL (ફ્રિક્વન્સી-મોડ્યુલેટેડ ફેઝ-લોક્ડ લૂપ)
• ૧૨૦ સામાન્ય હેતુ I/O લાઇન સુધી
- ઇનપુટ, આઉટપુટ અથવા ખાસ કાર્ય તરીકે વ્યક્તિગત રીતે પ્રોગ્રામેબલ
— પ્રોગ્રામેબલ થ્રેશોલ્ડ (હિસ્ટેરેસિસ)
• પાવર ઘટાડો મોડ: ધીમો, સ્ટોપ અને સ્ટેન્ડ-બાય મોડ્સ
• લવચીક પુરવઠા યોજના
— બાહ્ય બેલાસ્ટ સાથે 5 V સિંગલ સપ્લાય
— બહુવિધ બાહ્ય પુરવઠો: 5 V, 3.3 V અને 1.2 V
• પેકેજો
— ૧૭૬ એલક્યુએફપી
— ૨૦૮ એમએપીબીજીએ
— ૩૨૪ TEPBGA
૪૯૬-પિન CSP (માત્ર કેલિબ્રેશન ટૂલ)